DDR3与DDR2的区别:1、DDR2为1.8V,DDR3为1.5V2、DDR3采用CSP和FBGA封装,8bit芯片采用78球FBGA封装,16bit芯片采用96球FBGA封装,而DDR2则有60/68/84球FBGA封装三种规格3、逻辑Bank数量,DDR2有4Bank和8Bank,而DDR3的起始Bank8个4、突发长度,由于DDR3的预期为8bit,所以突发传输周期也固定位8,而对于DDR2和早期的DDR架构的系统,BL=4也是常用的DDR3为此增加了一个4-bitBurst Chop模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A112位地址线来控制这一突发模式5、寻址时序,DDR2的AL为0~4,DDR3为0、CL-1和CL-2,另外DDR3还增加了一个时序参数——写入延迟6、bit pre-fetch:DDR2为4bit pre-fetch,DDR3为8bit pre-fetch7、新增功能,ZQ是一个新增的引脚,在这个引脚上接有240欧姆的低公差参考电阻,新增裸露SRT可编程化温度控制存储器时钟频率功能。新增PASR局部Bank刷新的功能,可以说针对整个存储器Bank做更有效的数据读写以达到省电功效8、DDR3的参考电压分成两个,即为命令与地址信号服务的VREFCA和为数据总线服务的VREFDQ,这将有效低提高系统数据总线的信噪等级9、点对点连接,这是为了提高系统性能而进行的重要改动。

DDR3与DDR2的区别:

1、DDR2为1.8V,DDR3为1.5V

2、DDR3采用CSP和FBGA封装,8bit芯片采用78球FBGA封装,16bit芯片采用96球FBGA封装,而DDR2则有60/68/84球FBGA封装三种规格

3、逻辑Bank数量,DDR2有4Bank和8Bank,而DDR3的起始Bank8个

4、突发长度,由于DDR3的预期为8bit,所以突发传输周期(BL,Burst Length)也固定位8,而对于DDR2和早期的DDR架构的系统,BL=4也是常用的

DDR3为此增加了一个4-bitBurst Chop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A112位地址线来控制这一突发模式

5、寻址时序(Timing),DDR2的AL为0~4,DDR3为0、CL-1和CL-2,另外DDR3还增加了一个时序参数——写入延迟(CWD)

6、bit pre-fetch:DDR2为4bit pre-fetch,DDR3为8bit pre-fetch

7、新增功能,ZQ是一个新增的引脚,在这个引脚上接有240欧姆的低公差参考电阻,新增裸露SRT(Self-Reflash Temperature)可编程化温度控制存储器时钟频率功能。

新增PASR(PartialArray Self-Refresh)局部Bank刷新的功能,可以说针对整个存储器Bank做更有效的数据读写以达到省电功效

8、DDR3的参考电压分成两个,即为命令与地址信号服务的VREFCA和为数据总线服务的VREFDQ,这将有效低提高系统数据总线的信噪等级

9、点对点连接(point-to-point,p2p),这是为了提高系统性能而进行的重要改动。